Skip to content

Capítulo 29: FPGAs: Control de LEDs

Juan Gonzalez-Gomez edited this page May 29, 2019 · 12 revisions

Vídeo

  • Fecha: 2019/Mayo/29

Haz click en la imagen para ver el vídeo en Youtube

Click to see the youtube video

Descripción

La intensidad del brillo de los LEDs la podemos controlar de forma analógica, usando señales PWM. Mediante los nuevos bloques que se muestra en este cuadernos podremos cambiar el brillo y generar fácilmente efectos de fundido y desvanecimiento

Contenido

Instrucciones

Para hacer los ejemplos mostrados en este videoblog necesitarás:

Drivers mejorados de Icestudio en Windows

Si usas icestudio en Windows, actualiza la toolchain a la última versión. Hemos solucionado un problema con el driver USB, y ahora la detección de las placas funciona mucho mejor. No es necesario usar un hub usb, y ya funciona para los USB 3.0

Ve al menú Herramientas/Toolchain/Actualizar. Necesitarás conexión a internet

Control de LEDs

Toda la información está disponible en el Cuaderno Técnico 4: Control de LEDs

Autor

Licencia

Créditos y agradecimientos

(TODO)

Enlaces

Inicio
(Capítulos 1-11)

VideoBlogs

  1. Proyecto Icestorm: Herramientas libres para sintetizar diseños en FPGAs
  2. Procesador simplez en FPGA
  3. Platformio + FPGA
  4. Icestudio: programación visual de hardware en FPGA
  5. Platformio + Símplez
  6. Tarjeta IceZUM Alhambra. FPGA para todos
  7. Diseño paramétrico de piezas en FreeCAD
  8. Ubuntu Phone y FPGAs
  9. Esquema de la Icezum Alhambra migrado a Kicad
  10. Modelos 3D en Freecad para Kicad
  11. Icezum Alhambra V1.0K
  12. ACC: Apollo CPU Core
  13. Teselación de Penrose (P2)
  14. ACC1: Apollo CPU Core 1
  15. Probando el analizador lógico compatible Saleae con la FPGA
  16. FPGA: La placa Alhambra-II
  17. Etiquetas en Icestudio
  18. FPGAs: Control de LEDs
  19. FPGAs: SPI esclavo (1/2)
  20. FPGAs: SPI esclavo (2/2)
  21. FPGAs: SPI maestro (1/2)
  22. FPGAs: SPI maestro (2/2)
  23. FPGAs: Display SPI de 4 dígitos de 7 segmentos
  24. FPGAs: Máquina de contar. Controlador para Display SPI
  25. FPGAs: Edición de submódulos en Icestudio 0.5-dev
  26. Webserial y FPGAs
  27. Componentes virtuales y FPGA
  28. FPGAs y Memoria (I): Del biestable D al registro
  29. FPGAs y Memoria (II): Banco de registros
  30. FPGAs y Memoria (III): Memorias síncronas
  31. FPGAs y Memoria (VI): Aplicación: Secuencia programable en los LEDs
  32. FPGAs y Memoria (V): Aplicación: Volcado de memoria al PC
  33. FPGAs y Memorias (VI): Mapeo de recursos en memoria
  34. FPGAs y Pulsadores (I). Etapas de procesamiento de las entradas
  35. FPGAs y Pulsadores (II). La etapa física: pulsadores y placas
  36. FPGAs y Pulsadores (III). Etapas 1 y 2: Pull-ups y pull-downs
  37. FPGAs y Pulsadores (IV). Etapa 3: Sincronización
  38. FPGAs y Pulsadores (V). Etapa 4: Normalización
  39. FPGAs y Pulsadores (VI). Etapa 5: Antirrebotes
  40. FPGAs y Pulsadores (VII). Ejemplos de uso
  41. (-54). Colección iceK. FPGAs y contantes
Clone this wiki locally